A.所有的寄存器都是从16位扩展为32位
B.EAX、EBX、ECX、EDX、ESP、EBP、ESI和EDI既可作为32位也可作为16位或8位寄存器使用
C.选项B中的所有寄存器既可存放数据,也可作为基址或变址寄存器使用
D.段寄存器从4个增加到6个
8086有4个数据寄存器;其中AX除用作通用寄存器外,还可用作()。
A.累加器
B.计数器
C.基址寄存器
D.段寄存器
A.页表
B.段表
C.MAP
D.TLB
A.MOV AX,TABLE
B.MOV AX,[TABLE]
C.LEA AX,TABLE
D.AND AX,LABLE
A.ADC AX ,0
B.SHL AX ,1
C.ROL AX ,1
D.RCL AX,1
Intel 8086微处理器中,给定段寄存器中存放的段基址是3500H,有效地址是3278H,则其物理地址是()。
A.38278H
B.6778H
C.1F200H
D.36280H
A.递归程序经编译后形成较长目标代码,所以需要较多的运行时间
B.递归程序执行时多次复制同一段目标代码占用了较多的时间
C.递归程序执行时一系列的调用及返回占用了较多的时间
D.递归程序执行过程中重复存取相同的数据占用了较多的时间
A.数据段->数据包->数据帧->数据流->数据
B.数据->数据包->数据段->数据帧->数据流
C.数据->数据段->数据包->数据帧->数据流
D.数据流->数据段->数据包->数据帧->数据
若某段程序所需指令或数据在Cache中取到的概率为P=0.5,则处理机X的存储器平均存取周期为(50)ms。假定指令执行时间与存储器的平均存取周期成正比,此时三个处理机执行该段程序由快到慢的顺序为(51)。
若P=0.65,则顺序为(52)。
若P=0.8,则顺序为(53)。
若P=0.85,则顺序为(54)。
A.0.2
B.0.48
C.0.52
D.0.6