● Cache存储器一般采用 (17) 存储器件构成。
(17)
A. DRAM
B. SRAM
C. ROM
D. NVRAM
Cache存储器通常采用(6)存储器件构成。
A.DRAM
B.SRAM
C.EPROM
D.NVRAM
A.内存储器RAM中主要存储当前正在运行的程序和数据
B.高速缓冲存储器(Cache)一般采用DRAM构成
C.外部存储器(如硬盘)用来存储必须永久保存的程序和数据
D.存储在RAM中的信息会因断电而全部丢失
A.内存储器RAM中主要存储当前正在运行的程序和数据
B.高速缓冲存储器(Cache)一般采用DRAM构成
C.外部存储器(如硬盘)用来存储必须永久保存的程序和数据
D.存储在RAM中的信息会因断电而全部丢失
A.内存储器RAM中主要存储当前正在运行的程序和数据
B.高速缓冲存储器(Cache)一般采用DRAM构成
C.外部存储器(如硬盘)用来存储必须永久保存的程序和数据
D.存储在RAM中的信息会因断电而全部丢失
下列叙述中,错误的是
A.内存储器RAM中主要存储当前正在运行的程序和数据
B.高速缓冲存储器(Cache)一般采用DRAM构成
C.外部存储器(如硬盘)用来存储必须永久保存的程序和数据
D.存储在RAM中的信息会因断电而全部丢失
在CPU和主存间设置cache存储器主要是为了(14)。若使用基于数据内容进行访问的存储设备作为cache时,能更快决定是否命中。这种地址映射方法称为(15)映射。CPU向cache执行写操作时,可以同时写回主存储器或者仅当cache中该数据被淘汰时才写回主存储器,前者称为(16),而后者称为(17)。若cache的存取速度是主存存取速度的10倍,且命中率可达到0.8,则CPU对该存储系统的平均存取周期为(18)T(T为主有的存取周期)。
A.扩充主存容量
B.解决CPU和主存的速度匹配
C.提高可靠性
D.增加CPU访问的并行度
A.Cache是一种介于主存和辅存之间的存储器,用于主/辅存之间的缓冲存储
B.如果防问Cache不命中,则用从内存中取到的字代替Cache中最近访问过的字
C.Cache的命中率必须很高,一般要达到90%以上
D.Cache中的信息必须与主存中的信息时刻保持一致
A.内存储器RAM中主要存储当前正在运行的程序和数据
B.高速缓冲存储器(Cache)一般由DRAM构成
C.外部存储器(如硬盘)用来存储必须永久保存的程序和数据
D.存储在RAM中的信息会因断电而全部丢失