一个设有cache的存储系统中,若主存容量为512KB,cache容量为2KB,每次交换的数据块长度为16B。主存
A.7
B.8
C.12
D.19
A.7
B.8
C.12
D.19
在CPU和主存间设置cache存储器主要是为了(14)。若使用基于数据内容进行访问的存储设备作为cache时,能更快决定是否命中。这种地址映射方法称为(15)映射。CPU向cache执行写操作时,可以同时写回主存储器或者仅当cache中该数据被淘汰时才写回主存储器,前者称为(16),而后者称为(17)。若cache的存取速度是主存存取速度的10倍,且命中率可达到0.8,则CPU对该存储系统的平均存取周期为(18)T(T为主有的存取周期)。
A.扩充主存容量
B.解决CPU和主存的速度匹配
C.提高可靠性
D.增加CPU访问的并行度
● 在计算机存储系统中,存储速度最快的设施是 (4) 。
(4)
A.主存
B. Cache
C. 磁带
D. 磁盘
● 在Cache-主存两级存储体系中,关于Cache的叙述,错误的是 (15) 。
(15)
A. Cache设计的主要目标是在成本允许的情况下达到较高的命中率,使存储系统具有最短的平均访问时间
B. Cache设计的一个重要原则是在争取获得较快的存取速度和花费较低的存储成本之间达到合理的折衷
C. 除了 Cache 容量和块的大小,地址相联方式和替换策略也会影响 Cache的命中率
D. 在速度要求较高的场合采用直接映像,在速度要求较低的场合采用组相联或全相联
A.Cache设计的主要目标是在成本允许的情况下达到较高的命中率,使存储系统具有最短的平均访问时间
B.Cache设计的一个重要原则是在争取获得较快的存取速度和花费较低的存储成本之间达到合理的折衷
C.除了Cache容量和块的大小,地址相联方式和替换策略也会影响Cache的命中率
D.在速度要求较高的场合采用直接映像,在速度要求较低的场合采用组相联或全相联
设有一个存储器,容量是256KB,cache容量是2KB,每次交换的数据块是16B。则主存可划分为(7)块,cache地址需(8)位。
(52)
A.128
B.16K
C.16
D.128K
(30)
A. 10
B. 11.60
C. 11.68
D. 50
(31)
A. 0.856
B. 0.862
C. 0.958
D. 0.960
在cpu内外常需设置多级高速缓存cache,主要目的是()。
A.扩大主存的存储容量
B.提高cpu访问主存数据或指令的效率
C.扩大存储系统的存量
D.提高cpu访问内外存储器的速度
A.3.57
B.4.21
C.2.64
D.5.17