下面关于DMA控制器工作方式的叙述中,错误的是A.可设置成单字节传送B.可设置成块传送C.可设置成请
下面关于DMA控制器工作方式的叙述中,错误的是
A.可设置成单字节传送
B.可设置成块传送
C.可设置成请求传送
D.可设置成CPU查询传送
下面关于DMA控制器工作方式的叙述中,错误的是
A.可设置成单字节传送
B.可设置成块传送
C.可设置成请求传送
D.可设置成CPU查询传送
下面关于8237可编程DMA控制器的叙述中,正确的是()。
A.由于8237的DREQ和DACK有效电平的极性是可以通过写8237的控制寄存器进行设置的,因此,可以将某个通道的DREQ和DACK分别设为高电平有效和低电平有效,而将别的通道的DREQ和DACK分别设为低电平有效和高电平有效
B.8237提供4种工作方式(单字节传送方式、数据块传送方式、请求传送方式和级联传送方式),每个通道可以分别工作在4种方式之一
C.8237每个通道有一个16位的“基本字节计数器”和一个16位的“当前字节计数器”,占用8237的两个端口地址
D.8237每个通道有一个16位的“基本字节计数器”和一个16位的“当前字节计数器”,占用8237的两个端口地址
下面关于8237DMA控制器的叙述中,正确的是
A.8237各个DMA通道的每次DMA操作只能传输一个字节
B.8237内部白长当前地址寄存器的值在每次传输后自动加1或减1
C.8237不能通过软件编程屏蔽其DMA请求
D.8237各个DMA通道的请求优先级是固定的
下面关于8237可编程DMA控制器的叙述中,错误的是:
A.8237复位后必须进行初始化编程,否则不能进入DMA操作
B.当CPU控制总线时,8237的IOR和IOW是8237的输入信号;当8237控制总线时,8237的IOR和IOW是8237的输出信号
C.8237用DACK信号作为对DREQ的响应,因此在DACK信号有效之前,同一通道的DREQ信号必须保持有效
D.当CPU控制总线时,A7~A0是8237的输入线;当8237控制总线时,它们又是8237的输出线
下面是关于8237可编程m4A控制器的叙述,其中错误的是______。
A.8237的数据线为16位
B.8237有4个DMA通道
C.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1
D.每个通道有硬件DMA请求和软件DMA请求两种方式
下面一段叙述中,有Ⅰ~Ⅳ共4个空缺: 8237接收到通道请求
Ⅰ 信号后,向CPU发出DMA请求信号
Ⅱ CPU接收到该信号后,在当前总线周期结束之后让出总线,并使总线允许信号
Ⅲ 有效:当8237获得CPU送来的该信号后,便产生
Ⅳ 信号送到相应的外设喘口,表示DMA控制器响应外设的DMA请求,从而进入DMA服务过程。
关于填写Ⅰ~Ⅳ的选项中,正确的是()。
A.Ⅰ~Ⅳ分别为DREQ、DACK、HRQ、HLDA
B.Ⅰ~Ⅳ分别为DREQ、HLDA、DACK、HRQ
C.Ⅰ~Ⅳ分别为HRQ、DREQ、DACK、HLDA
D.Ⅰ~Ⅳ分别为DREQ、HRQ、HLDA、DACK
A.仅Ⅰ
B.仅Ⅰ和Ⅱ
C.仅Ⅰ、Ⅱ和Ⅲ
D.Ⅰ、Ⅱ、Ⅲ和Ⅳ
A.8237复位后必须进行初始化编程,否则不能进入DMA操作
B.当CPU控制总线时,8237的10R和IOW是g237的输入信号:当8237控制总线时, 8237的IOR和IOW是8237的输出信号
C.8237用DACK信号作为对DREQ的响应,因此在DACK信号有效之前,同一通道的DREQ信号必须保持有效
D.当CPU控制总线时,A7-A0是8237的输入线;当8237控制总线时,它们又是8237的输出线
下面是关于PC机主板芯片组功能的叙述:
Ⅰ.提供对CPU的支持
Ⅱ.具有对主存的控制功能
Ⅲ.集成了中断控制器、定时器、DMA 控制器的功能
Ⅳ.具有对标准总线槽和标准接口连接器的控制功能
其中,正确的是()。
A.仅Ⅰ
B.仅Ⅰ和Ⅱ
C.仅Ⅰ、Ⅱ和Ⅲ
D.Ⅰ、Ⅱ、Ⅲ和Ⅳ
Ⅰ芯片组提供对CPU的支持
Ⅱ芯片组提供对主存的管理
Ⅲ芯片组提供标准AT机用I/O控制(如中断控制器、定时器、DMA控制器等)
Ⅳ芯片组提供对标准总线槽和标准接口连接器的控制
其中,正确的是()。
A.仅Ⅰ
B.仅Ⅰ、Ⅱ
C.仅Ⅰ、Ⅱ、Ⅲ
D.Ⅰ、Ⅱ、Ⅲ及Ⅳ
下面是关于两片8237级联构成主从式DMA控制器的叙述,其中正确的是()
A.从片的HRQ端和主片的HRQ端相连,从片的HLDA端和主片的HLDA端相连
B.从片的DACK端和主片的DACK端相连,从片的DREQ端和主片的DREQ端相连
C.从片的HRQ端和主片的DACK端相连,从片的HLDA端和主片的DREQ端相连
D.从片的HRQ端和主片的DREQ端相连,从片的HLDA端和主片的DACK端相连